林敏强
摘 要:本文设计了一款基于Hi3559的8K智能摄像机。主控采用海思Hi3559AV100,传感器采用豪威OV48C40。通过HDMI2.1线连接8K智能摄像机和8K超高清电视,给用户带来极致视觉体验。
关键词:Hi3559;OV48C40;HDMI2.1接口;智能摄像头
*基金项目:深圳市科技创新委员会资助项目,项目编号:JSGG20191129143214333
随着科技的进步和人们对生活品质的追求,8K超高清电视正成为研究的热点,本文8K智能摄像头搭配8K电视形成了家庭8K图像采集和图像显示的端到端解决方案,满足了人们对图像采集和显示的极致追求。
1 硬件系统方案
8K摄像机主控采用海思Hi3559AV100,传感器采用豪威OV48C40,DC-DC采用MP1495S,内存采用MT53B256M32D1-NP,SPI FLASH采用MX25U25635F;Wi-Fi采用RTL8822CU。硬件系统框图如图1。
其中,电源给整个系统供电;时钟电路保证系统中的各模块同步;复位电路确保主控可靠的工作;DDR是随机存储器,同步需要时钟;FLASH用来程序存储;传感器采集数据;HDMI2.1传输图像数据;Wi-Fi可以用来无线传输,满足人们无线观看视频需求,但是最大支持2K;SD用来存储视频。
Hi3559AV100是一款8K(支持最大分辨率为8 192×8 640)摄像头处理芯片,支持8K@30广播级图像质量的数字处理,支持连接多路传感器传感器,支持原始图像RAW数据输出和H.265编码,内部集成了超高性能ISP,采用最先进的低功耗架构和工艺设计。HDMI2.1接口最大传输速率为12 Gb/s,可以满足8K@30视频传输。
2 电路设计
2.1 电源设计
电源给整个系统供电,电源芯片供电能力大于2 A,电感值大于2.2 μH,饱和电流大于3 A。Hi3559内核电压0.8 V,IO电压18 V,DDR4接口电压1.2 V,LPDDR4接口电压1.2 V。内核电源方面,DDR电源和IO电源上电时序为:IO电源>DDR电源>内核电源;下电时IO先下电,内核最后下电。DDR PLL电源与IO电源连接时,必须使用磁珠隔离,纹波小于800 mV,不能有固定频点噪声。FLASH接口的IO电源实际连接的时要与对接芯片的接口电平一致。
2.2 时钟电路
外部24 MHz时钟电路和芯片内部的反馈电路形成了系统时钟电路。外部晶体振荡电路采用4P贴片晶振,其中2个GND要充分接地,增加系统时钟抗ESD干扰能力;外围電容采用NPO,为防止电磁干扰,时钟到主控的输入端串联22R的端接电阻。时钟电路如图2所示。
2.3 复位电路
系统上电后由主控内部 POR 电路对芯片进行复位,Hi3559硬件复位通过RESET引进来实现,低电平有效,最短复位周期为100个24 MHz的时钟周期,也就是说至少需要4 ms。系统复位电平一定要与FLASH电平保持一致,否则系统无法启动。
2.4 DDR电路
DDR电路采用2×DDR4,数据总线宽度为32位,DDR4传输速率为3 200 Mbps。DDR4采用了最先进工艺技术,在提高性能、降低成本同时还降低了功耗。DDR4引脚由数据线、地址线、控制线、电源和地组成。DDR按照引脚功能可以分为7类:电源、地、配置、控制信号、时钟信号、地址信号、数据信号。DDR4中最重要的信号就是地址信号和数据信号。DQ[0:31]是数据信号,DQS_N/DQS_P是数据选通信号;A[0:16]是地址选择信号,BA[0:1]是Bank地址选择;CK_N/CK_P是差分时钟信号;CS_N是DDR片选信号;ODT是阻抗匹配使能信号。DDR与主控的信号连接示意图如图3所示。
2.5 传感器电路
传感器采用豪威OV48C40,它是一款8K(支持最大分辨率为8 064×6 048)像素,1/1.32英寸的CMOS传感器。支持DCG HDR功能,信噪比高。芯片电源供电分三部分:DOVDD、AVDD和DVDD,三部分电源滤波电容靠近对应引脚。VREFN、VREFN2、VREFH以及TXVDD和地之间必须接电容,可滤除高频和低频的电源纹波,如果不接电容8K视频信号传输不稳定。DOVDD电压须与主控Hi3559AV100的I/O电压保持一致。模拟地和数字地用磁珠隔开。
2.6 其它电路
Wi-Fi通过USB接口与主控相连,SD卡通过SDIO接口与主控相连,HDMI2.1按照HDMI接口标准规范与主控相连。
3 PCB设计注意事项
PCB布局和布线是产品成败的关键,因此PCB设计要按照芯片规格书要求逐条核对。如传感器 PCB布局和布线直接影响摄像头出图,电源、DDR的PCB布局和布线直接影响摄像头启动,Wi-Fi、SD卡的PCB布局和布线直接影响视频信号传输和存储。
3.1 传感器PCB设计
镜头下面尽量不要摆放任何电容电阻,减少对芯片表面脏污;AVDD布线尽可能远离 EXTCLK、MIPI信号线,减少电源纹波和噪声对信号的干扰;MIPI信号差分线阻抗控制在100 Ω,误差小于±10%;避免直角走线带来的信号反射,影响8K高速传输性能;信号线下方的参考层必须保证是整片的地层。MIPI 线对要走等长,误差控制在8 mil(毫英寸);行数据线、时钟线等至少保持3 W以上的距离且绝不能平行走线。MIPI信号线尽量不要打过孔,如有过孔则MIPI信号线对上的两根线都要有过孔(保持过孔的对称性),信号线换层后参考层也要在靠近信号线的过孔处打孔换层。
3.2 DDR PCB设计
DDR4地址线布局布线不可使用T型,一定要用Fly-by的拓扑结构,拓扑过孔到管脚的长度小于120 mil;VTT的上拉电阻要放在信号的末端,且走线越短越好,走线长度不能大于400 mil;VTT信号端要放一个滤波电容。主控和DDR4颗粒端的每个引脚放一个滤波电容,且滤波电容尽可能靠近引脚,布线要短而粗,回路要短。
DDR4单端信号阻抗为50 Ω,差分线阻抗为100 Ω;焊盘到过孔之间要内层走线,并且尽可能短;所有的内层走线之间不要有信号层,避免串扰和跨分割,走线到平面的边缘必须大于4 mil;Flyby拓扑的stub走线要短,可以降低走线的有效阻抗;在设计中应该通过减小支线线宽的方式将负载部分的走线设计成高阻抗,负载部分的走线和主线阻抗保持一致,这样可以降低信号反射。
3.3 电源PCB设计
电源要采用模块化设计,保持电源完整性的同时满足各模块所需电流。且电源要远离信号线,避免电源纹波和噪声对信号的干扰。
4 结语
本文设计的一款基于Hi3559的8K智能摄像机,搭配8K电视,给用户带来极致视觉体验。由于受到带宽和速率的限制,Wi-Fi和SD卡默认传输和存储分辨率为1 080 P。
参考文献:
[1] G ZHAI,X MIN.Perceptual image quality assessment: a survey, Sci[G].China Inf. Sci. 63,211301,2020.
[2] J KUFA,T KRATOCHVIL.Visual quality assessment considering ultra HD, full HD resolution and viewing distance[C].29th International Conference RADIOELEKTRONIKA,2019.
[3] CHAN K CK, WANG X T, YU K, et al.Basicvsr: The search for essential components in video super-resolution and beyond[C].In Proceedings of the IEEE Conference on Computer Vision and Pattern Recognition.2021.
[4] 何牧天,傅敏康,何毅,等.基于IMXRT1021嵌入式竞速智能车设计[J].计算机系统应用. 2021(08):47-49.
[5] 蒲方.国内4K/8K超高清电视发展的思考与实践[J].中国传媒科技.2021(07):32-36.
[6] 谢佳.8K超高清电视技术发展現状及趋势浅析[J].西部广播电视.2021(16):39-41.
[7] 王晶.5G赋能4K/8K超高清电视制播[J].电视技术.2021(09): 53-56.
[8] 王洪富.超高清电视的有线电视网传输技术分析[J].中国有线电视.2021(08):30-33.
[9] 刘文洁.关于超高清电视技术发展与应用现状研究[J].传媒论坛. 2021(09):18-21.
[10] 许春蕾.浅谈4K超高清电视信号在制作域内的传输[J].现代电视技术. 2019(03):49-52.