MOSIS基于新思科技IC Validator进行大型FinFET片上系统验证

2019-09-10 07:22贾兰
计算机与网络 2019年15期
关键词:可扩展性原理图工艺技术

贾兰

新思科技近日宣布,多项目晶元(MPW)供应商MOSIS已选择新思科技IC Validator工具进行物理验证。IC Validator功能齐全的物理验证解决方案,辅助以高度可扩展的引擎,助力MOSIS大大提高物理验证速度。MOSIS在FinFET工艺技术设计中为全芯片设计规则检查(DRC)和版图对照原理图(LVS)部署了IC Validator。

MOSIS联合总监James Whalen表示:“MOSIS提供MPW设计,为用户加快生产速度并降低成本。我们需要一种高效的物理验证解决方案,以确保设计流片的准时交付。IC Validator使我们的工程师具备满足生产力和性能要求的各项功能,按时完成工作。”

IC Validator是新思科技Fusion Design Platform的关键组件。它是一个全面的物理验证工具套件并可高度扩展,包括DRC、LVS、可编程电气规则检查(PERC)、虚拟金属填充和可制造性设计(DFM)增強功能。IC Validator在架构时秉持实现高性能和可扩展的宗旨,利用智能内存感知负载调度和平衡技术,让主流硬件得到最大程度的利用。它可在多台机器上同时使用多线程和分布式处理方法,利用可扩展性优势,扩展到1000余个CPU。

新思科技芯片设计事业部副总裁Dan Page表示:“在先进的工艺技术中,由于制造复杂性的增强,按既定进度完成物理验证成为新的挑战。IC Validator满足所有主要晶圆代工厂所提供的高性能、可扩展性和现成经优化的运行指令集(runset),为设计人员实现了生产芯片的最快途径。”

猜你喜欢
可扩展性原理图工艺技术
机械工艺技术与工装设计应用研究
地热再生工艺技术在道路维修工程中的应用研究
直升机典型部位防雨密封设计与工艺技术分析
基于Protel DXP 2004层次原理图的设计
浅谈电工专业课的现场教学
电子电路识图方法的探究
基于微软技术的高可扩展性中小企业系统解决方案研究
大数据分析平台
维修电工线路板的接线技巧分析
基于物联网的智能停车场管理系统设计及实现