张 猛,夏之荷,周 玮,陈荣盛,王 文,郭海成
(香港科技大学 先进显示与光电子技术国家重点实验室,香港)
多晶硅薄膜晶体管(TFT)技术的不断进步,推动了显示器向着高分辨率低功耗方向发展[1]。相对非晶硅TFT而言,多晶硅TFT有着较高的载流子迁移率,这使得将像素单元和驱动电路集成在同一面板上进而实现片上系统(SOP)应用成为可能[2]。为了真正实现SOP应用,高性能高可靠性的多晶硅TFT成为必不可少的关键元素。在过去的几十年间,为了制造出高性能多晶硅TFT,很多的工艺方法被提出并加以应用[3-7]。对于多晶硅TFT性能的改良,主要集中在对栅氧的替换[3],对栅氧与沟道的界面处的处理[4]以及对有源区沟道的调整[5-7]。在有源区沟道的处理方面,工艺方法主要包括以下3个方面:离子钝化的应用[5],高温退火处理[6]以及纳微结构的整合[7]。虽然这些工艺方法可以对器件性能带来一定程度的改善,但同时也衍生出一些其他问题,比如工艺稳定度及可靠性问题[5-6],与当前工业标准工艺流程不兼容等[7]。最近,笔者研究团队发明了搭桥晶粒(BG)技术[8-11]应用于有源区的改良。通过在沟道区选择性地进行BG线的注入掺杂,充分有效利用晶粒尺寸效应(grain size effect)[8],短沟道效应(short channel effect)[9]和多结效应(multijunction effect)[10-11],使 多 晶 硅TFT的性能得到了全方位的改善。
对于p型多晶硅TFT而言,负偏压温度不稳定性(NBTI)[12-14],自加热(SH)[15-17]和热载流子(HC)[18-20]是引起器件退化的3个最主要的因素。本文将系统地研究BG多晶硅TFT在不同的直流应力下(直流NBTI应力,直流SH应力和直流HC应力)的退化行为和退化机制。与普通的多晶硅TFT相比,BG多晶硅TFT在上述3个方面可靠性均有(较大)改善。更好的负偏压温度不稳定性主要源于沟道内的硼氢键的形成;更好的自加热可靠性主要源于焦耳热在沟道长度方向有着更快的扩散率;更好的热载流子可靠性主要源于漏端横向电场(Ex)的减弱。
首先在10.16cm(4in)硅晶片生长出500 nm的热氧化薄膜作为衬底。然后在上面用低压化学气相沉积(LPCVD)方法淀积一层55nm的非晶硅薄膜作为有源区。接着在非晶硅薄膜表面淀积一层5nm的镍。然后立刻在氮气氛围下进行温度为600℃时长为6h的退火,让非晶硅转化为多晶硅。退火完毕以后,用硫酸清洗多晶硅表面残余的镍。之后用LPCVD淀积一层50nm厚的SiO2做为BG沟道注入的遮掩层。接着,在硅片表面涂上一层光刻胶并将其光刻成周期为1 μm占空比为50%的光栅,如图1(a)所示。紧接着对其进行计量为2×1015/cm2的硼注入。硼注入以后,洗掉光刻胶和之前淀积的遮掩层。然后进行有源区的光刻和70nm厚的LPCVD SiO2栅氧的淀积。接下来溅射300nm厚的铝并光刻为栅电极。源漏区通过自对准的硼注入来进行定义。源漏区定义完成以后,淀积500nm厚的LPCVD SiO2作为钝化隔离层。通过干法湿法混合刻蚀,打开接触孔。紧接着淀积700nm厚的铝硅并光刻为源漏栅电极。最后所有硅片都进行420℃、30min的烧结处理。BG多晶硅TFT横截面示意图如图1(b)所示。为了进行相关比较,普通多晶硅TFT也被同时流片。
图1 (a)曝光后的BG图形;(b)BG多晶硅TFT横截面示意图;(c)负偏压温度不稳定性电应力示意图;(d)自加热电应力示意图;(e)热载流子电应力示意图.Fig.1 (a)BG pattern after exposure;(b)Schematic cross-section of BG polycrystalline Si TFTs;(c)Stress condition of NBTI;(d)Stress condition of SH;(e)Stress condition of HC.
本文测试使用的所有多晶硅TFTs的沟道宽度(W)和沟道长度(L)分别为10μm和12μm。为了衡量普通多晶硅TFT和BG多晶硅TFT的直流可靠性,3组不同的直流电应力(NBTI,SH和 HC)被选择,如图1(c),1(d),和1(e)所示。器件的退化用开态电流(Ion)退化率和阈值电压(Vth)漂移值进行量化。
图2为相同W/L的普通多晶硅TFT和BG多晶硅TFT转移曲线比较。可以很明显地看到,与普通多晶硅TFT相比,BG多晶硅TFT拥有更高的Ion,更低的关态电流,更小的|Vth|。更值得一提的是,通过对沟道进行BG处理,比起普通多晶硅TFT,器件的载流子迁移率提高了1.5倍,达到65cm2/Vs。BG多晶硅TFTs性能的大幅改善主要归因于3个效应,晶粒尺寸效应[8]、短沟道效应[9]和多结效应[10-11]。
图2 相同W/L的普通多晶硅TFT和BG多晶硅TFT转移曲线比较.插图是普通多晶硅TFT和 BG 多晶硅的1/(Vgs-Vfb)2 vs ln[Id/(Vgs-Vfb)]关系依赖图.Fig.2 Transfer curve comparison between normal poly-Si TFT and BG poly-Si TFT with the same W/L.The inset is 1/(Vgs-Vfb)2 vs ln[Id/(Vgs-Vfb)]for both normal poly-Si TFTs and BG poly-Si TFTs.
图3为负偏压温度不稳定性电应力下,普通多晶硅TFT的转移曲线在Vds=-0.1V和-5 V下的退化图。典型的负偏压温度不稳定性退化行为可以被清楚地观察到:Vth向负方向漂移。在栅氧\沟道界面处和晶界上的缺陷态的形成[12]及在栅氧中固定电荷的产生[13]是多晶硅TFT负偏压温度不稳定性的主要成因。如图3和图4所示,对于普通多晶硅TFT,经过10 000s的NBTI应力后,器件的Vth漂移了-4.5V。而对于BG多晶硅TFT,在相同时间的NBTI应力作用下,器件的Vth只漂移了-1.1V。很明显,BG结构可以很大幅度地改善器件的负偏压温度不稳定性。对于多晶硅TFT的负偏压温度不稳定性,无论是栅氧\沟道界面处和晶界上的缺陷态的形成,还是栅氧中固定电荷的产生,它们都与在栅氧\沟道界面处和晶界上的硅氢键的断裂有关。对沟道选择性的硼注入,使后续工艺中有机会生成硼氢键[21-22]。而硼氢键的电离解能要高于硅氢键[23],因此在相同的负偏压温度不稳定性应力条件下,在BG多晶硅TFT中,更少的硅氢键会被破坏,进而改善了器件的偏压温度不稳定性。
图3 负偏压温度不稳定性电应力下普通多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图.Fig.3 Transfer curve degradation of normal poly-Si TFTs under NBTI stress,measured at Vds=-0.1Vand-5V
图4 负偏压温度不稳定性电应力下BG多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图.Fig.4 Transfer curve degradation of BG poly-Si TFTs under NBTI stress measured at Vds=-0.1Vand-5V.
多晶硅TFT的自加热退化主要受高功率产生的焦耳热控制[15-17]。因此为了更加客观地比较普通多晶硅TFTs和BG多晶硅TFT的自加热可靠性,功率密度(p)将被作为应力参数用于以下内容的讨论。
图5 自加热电应力下普通多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图。Fig.5 Transfer curve degradation of normal poly-Si TFTs under SH stress,measured at Vds=-0.1Vand-5V.
图5为自加热应力(功率密度p=75.8mW/μm2)下,普通多晶硅 TFT的转移曲线在Vds=-0.1V和-5V下的退化图。器件性能在Ion和Vth都有所退化。晶界处的弱的硅硅键和硅氢键在自加热应力下被打破,在整个沟道内和栅氧中分别产生悬挂键和固定电荷,导致器件性能退化[15-17]。如图5和图6所示,经过10 000s的自加热应力,普通TFT的Ion退化了-28.4%。而在相同时间相同的自加热功率密度应力作用下,BG多晶硅TFT的Ion只退化了不到-10.2%。众所周知,对于减轻自加热效应,加快焦耳热的传导速率是一种高效途径[15-17]。在BG多晶硅TFT,沟道里的BG线是被硼重掺杂的,因而具有极低的电阻率。在沟道中的BG线上,几乎不会产生焦耳热,因此在未被掺杂的区域生成的焦耳热可以迅速的在沟道方向被传导出去[15],从而使器件具有更好的自加热可靠性。
图6 自加热电应力下BG多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图。Fig.6 Transfer curve degradation of BG poly-Si TFTs under SH stress,measured at Vds=-0.1Vand-5V.
图7为热载流子应力下普通多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图。如图7所示,Ion退化,亚阈值斜率保持不变,关态电流降低等典型的热载流子退化行为[2]可以被清楚的观察到。究其原因,是因为漏端附近的载流子在应力产生的高电场(Ex)作用下获得足够的能量变成热载流子[20],在碰撞离化的同时在界面及晶界处产生缺陷态进而带来漏端势垒的增加[18],最终导致器件退化。经过10 000s的应力测试,在低的漏压测试下(Vds=-0.1V),器件的Ion退化率接近100%。我们还可以观察到在高的漏压测试下(Vds=-5V),器件的Ion退化率恢复到83.9%,这主要是由漏致势垒降低(DIBL)效应引起的[1]。而对于BG多晶硅TFT,在经历同样的10 000s热载流子应力后,器件的Ion退化率在Vds=-0.1V下只有11.9%,在Vds=-5V下也只有7.7%,如图8所示。综上可知,通过在沟道中应用BG结构,器件的热载流子可靠性得到极大改善。我们猜测BG结构之所以可以改善热载流子可靠性是因为漏端的横向电场被BG线削弱。
图7 热载流子电应力下普通多晶硅TFT的转移曲线在Vds=0.1V和-5V下的退化图.Fig.7 Transfer curve degradation of normal poly-Si TFTs under HC stress,measured at Vds=-0.1Vand-5V.
图8 热载流子电应力下BG多晶硅TFT的转移曲线在Vds=-0.1V和-5V下的退化图.Fig.8 Transfer curve degradation of BG poly-Si TFTs under HC stress,measured at Vds=-0.1Vand-5V.
图9 热载流子电应力下,沿着漏端到源端,在离栅氧25nm下的沟道内,普通多晶硅TFT和BG多晶硅TFT横向电场模拟值。插图是普通多晶硅TFT和BG多晶硅TFT的横向电场在热载流子电应力下的模拟分布图。Fig.9 Extracted Exalong the channel at 25nm below gate oxide for normal poly-Si TFT and BG poly-Si TFT under HC stress.The inset is Exdistribution in normal poly-Si TFT and BG poly-Si TFTs under HC stress.
为了验证以上的观点,我们对普通多晶硅TFT和BG多晶硅TFT进行了相关的电场模拟,如图9所示。对于相关的电场模拟,我们采用了Silcaco ATLAS商用模拟软件。所有的物理模型全部基于多晶硅连续缺陷模型[2]。热载流子应力下,可以很明显地观察到横向电场强度被BG线有效的削弱,因而可以带来更为良好的热载流子可靠性表现。
图10 不同栅压电应力下,普通多晶硅TFT和BG多晶硅TFT的开态电流退化率与应力时间的依赖关系示意图.Fig.10 Iondegradation dependent on stress time under various stress Vgwith fixed stress Vd=-40V for normal poly-Si TFTs and BG poly-Si TFTs.
图11 关态应力下,沿着漏端到源端,普通多晶硅TFT和BG多晶硅TFT栅氧中间纵向电场模拟值。插图是普通多晶硅TFT和BG多晶硅TFT的横向电场在热载流子电应力下的模拟分布图.Fig.11 Extracted Eyat the middle of gate oxide along drain side to source side for normal poly-Si TFT and BG poly-Si TFT under off-state stress.The inset is Eydistribution in normal poly-Si TFT and BG poly-Si TFTs under off-state stress.
如图10所示,器件在固定漏端电应力(Vd=-40V),不同的Vg应力作用下的可靠性表现也被研究。对于开态应力(|Vg|>|Vth|),与上述结果一致,BG多晶硅TFT比普通多晶硅TFT展现出更高的可靠性。我们还发现无论对于普通多晶硅TFT还是BG多晶硅TFT,更大的|Vg|应力带来了更显著的器件退化。这一退化行为与n型多晶硅TFT不同[18]。对于n型多晶硅TFT而言,最强热载流子退化发生在Vg=Vth附近[18],因为如果Vg>Vth,漏端的横向电场会被削弱;而如果Vg<Vth,则沟道中没有载流子生产。对于p型多晶硅TFT,随着|Vg|应力的增加,在源端附近负偏压温度不稳定性退化将会被引入[12],从而加剧整体器件的退化。对于关态应力(|Vg|<|Vth|),器件的Ion不是退化而是被提升并且退化行为与开态应力完全不一样,如图10中方块连线所示。并且BG多晶硅TFT的Ion上升幅度要大于普通多晶硅的Ion上升幅度。我们猜测这主要是由于电子在纵向电场作用下注入到栅氧中所致[2]。
为了验证以上的推断,我们模拟了在关态应力下普通多晶硅TFT和BG多晶硅TFT纵向电场分布,如图11所示。可以看到在漏端附近关态应力会产生一个正向的纵向电场(Ey),沟道中的电子在此纵向电场的作用下有机会注入到栅氧中,从而使得Ion上升。通过模拟发现,BG多晶硅TFT的纵向电场值略大与普通多晶硅TFT的纵向电场值,这一模拟结果与在关态应力下,BG多晶硅TFT的Ion上升幅度略大与普通多晶硅Ion的上升幅度的测试表现相吻合。
研究了BG多晶硅薄膜晶体管在直流电应力下的退化行为及退化机制。通过与普通多晶硅TFT比较,BG多晶硅TFT展现出的负偏压温度,自加热可靠性及热载流子可靠性。BG多晶硅TFT良好的直流应力可靠性主要归因于有源沟道内的BG结构。通过选择性的注入BG线,可以带来硼氢键的形成,更好的沟道方向热传导以及漏端横向电场的降低。通过以上的讨论,这种高性能高可靠性的BG多晶硅TFT在SOP的应用中会有巨大的潜力。
[1] Zhang M,Wang M,Wang H,et al.Degradation of metal-induced laterally crystallized n-type polycrystalline silicon thin-film transistors under synchronized voltage stress[J].IEEE Trans.Electron Devices,2009,56 (11):2726-2732.
[2] Zhang M,Wang M,Lu X,et al.Analysis of degradation mechanisms in low-temperature polycrystalline silicon thin-film transistors under dynamic drain stress[J].IEEE Trans.Electron Devices,2012,59(6):1730-1737.
[3] Pan T M,Chan C L,Wu T W.High performance CF4plasma-treated polysilicon TFTs using a high-k PrTiO3gate dielectric[J].Electrochem.Solid-State Lett.,2009,12(8):G44-G46.
[4] Zhang M,Zhou W,Chen R,et al.A simple method to grow thermal SiO2interlayer for high-performance SPC poly-Si TFTs using Al2O3gate dielectric[J].IEEE Electron Device Lett.,2014,35(5):548-550.
[5] Xu M,Wang M,Zhang D,et al.Hydrogenation effects on the hot-carrier endurance of metal induced laterally crystallized n-type polycrystalline silicon thin film transistors [J].Jpn.J.Appl.Phys.,2008,47(5R):3403-3407.
[6] Wang M,Meng Z,Wong M.The effects of high temperature annealing on metal-induced laterally crystallized polycrystalline silicon[J].IEEE Trans.Electron Devices,2000,47(11):2061-2067.
[7] Chen H J,Jhang J R,Huang C J,et al.Poly-Si TFTs with three-dimensional finlike channels fabricated using nanoimprint technology[J].IEEE Electron Device Lett.,2011,32(2):155-157.
[8] Zhou W,Meng Z,Zhao S,et al.Bridged-grain solid-phase-crystallized polycrystalline-silicon thin-film transistors[J].IEEE Electron Device Lett.,2012,33(10):1414-1416.
[9] Zhao S,Meng Z,Zhou W,et al.Bridged-grain polycrystalline silicon thin-film transistors[J].IEEE Trans.Electron Devices,2013,60(6):1965-1970.
[10] Zhang M,Zhou W,Chen R,et al.High-performance polycrystalline silicon thin-film transistors integrating sputtered aluminum-oxide gate dielectric with bridged-grain active channel[J].Semicond.Sci.Technol.,2013,28(11):115003.
[11] Zhou W,Zhao S Y,Chen R S,et al.Study of the characteristics of solid phase crystallized bridged-grain poly-Si TFTs[J].IEEE Trans.Electron Devices,2014,61(5):1410-1416.
[12] Chen C Y,Lee J W,Wang S D,et al.Negative bias temperature instability in low-temperature polycrystalline silicon thin-film transistors[J].IEEE Trans.Electron Devices,2006,53(12):2993-3000.
[13] Hu C,Wang M,Zhang B,et al.Negative bias temperature instability dominated degradation of metal-induced laterally crystallized p-type polycrystalline silicon thin-film transistors[J].IEEE Trans.Electron Devices,2009,56(4):587-594.
[14] Zang M,Zhou W,Chen R,et al.Water-enhanced negative bias temperature instability in p-type low temperature polycrystalline silicon thin film transistors[J].Microelectron.Reliab.,2014,54(1):30-32.
[15] Hashimoto S,Uraoka Y,Fuyuki T,et al.Suppression of self-heating in low-temperature polycrystalline silicon thin-film transistors[J].Jpn.J.Appl.Phys,2007,46(4R):1387.
[16] Wang H,Wang M,Yang Z,et al.Stress power dependent self-heating degradation of metal-induced laterally crystallized n-Type polycrystalline silicon thin-film transistors [J].IEEE Trans.Electron Devices,2007,54(12):3276-3284.
[17] Mariucci L,Gaucci P,Valletta A,et al.Edge effects in self-heating-related instabilities in p-channel polycrystalline-silicon thin-film transistors[J].IEEE Electron Device Lett.,2011,32(12):1707-1709.
[18] Xue M,Wang M,Zhu Z,et al.Degradation behaviors of metal-induced laterally crystallized n-type polycrystalline silicon thin-film transistors under DC bias stresses[J].IEEE Trans.Electron Devices,2007,54(2):225-232.
[19] Tai Y H,Huang S C,Chen P T,et al.Generalized hot-carrier degradation and its mechanism in poly-si TFTs under DC/AC operations[J].IEEE Trans.Device Mater.Reliab.,2011,11(1):194-200.
[20] Uraoka Y,Hatayama T,Fuyuki T,et al.Hot carrier effects in low-temperature polysilicon thin-film transistors[J].Jpn.J.Appl.Phys.,2001,40(4S):2833.
[21] Pankove J I,Zanzucchi P J,Magee C W,et al.Hydrogen localization near boron in silicon[J].Appl.Phys.Lett.,1985,46(4):421-423.
[22] Sas M,Annen A,Jacob W.Hydrogen bonding in plasma-deposited amorphous hydrogenated boron films[J].Appl.Phys.,1997,82(4):1905-1908.
[23] Speight J G.Lange’s Handbook of Chemistry [M].McGraw-Hill New York,2005.