马 奎 丁 召 吴宗桂 邓爱枝 傅兴华
摘要:比较器可以比较一个模拟信号和参考信号,并且输出比较得到的二进制信号。为了设计一个高速度、高精度的比较器,采用预放大锁存比较电路结构,并加以改进。在Cadence环境下基于CSMS0.5um CMOS工艺完成比较器的电路设计、版图设计和版图验证。仿真得到比较器的增益为85.588 4 dB,带宽为60.546 7 MHz,上升延时为5.723 74 ns,下降延时为5.429 17ns,输入失调电压为640.17uV。它适用于高速A/D等领域的应用。
现代电子技术2009年14期
1《合作经济与科技》2024年13期
2《婚育与健康》2024年10期
3《思维与智慧·上半月》2024年7期
4《陶瓷科学与艺术》2023年11期
5《中国商人》2024年7期
6《教师博览》2024年4期
7《师道·教研》2024年6期
8《中国对外贸易》2024年6期
9《伴侣》2024年6期
10《经济技术协作信息》2024年6期