基于CPLD/FPGA高速数据采集系统的设计

2009-06-25 04:45贾正松
现代电子技术 2009年9期
关键词:高速数据能力差传输速度

贾正松

摘要:针对传统数据采集与处理系统存在运算能力差,扩展难度大等缺点,采用CPLD/FPGA可编程逻辑器件、ARM32位嵌入式微处理器。FIFO存储器、USB接口设计多功能的高速数据采集系统,并设计出系统硬件结构和软件流程。该系统可实现对各种模拟信号的数据采集和处理,实用性强,可靠性高,编程灵活,数据采集和传输速度快,具有很好的应用和发展前景。

猜你喜欢
高速数据能力差传输速度
老人辨别方向的能力差了,该怎么办?
SSD移动硬盘大降价,可以考虑了
基于AD9250的高速数据接口设计
实心球投掷能力差的原因及提高策略
笨鸟先飞
PCI-e高速数据采集卡的驱动与上位机软件设计
基于AD7891的浮空器高速数据采集系统设计
电网中无线通信技术的应用探析
基于PCI 2501的高速数据采集与反馈系统
浅谈提升互联网信息传输速度技术分析