大联大品佳集团力推NXP全新矩阵式头灯解决方案

2018-12-24 09:27
电子制作 2018年20期
关键词:矩阵式布线时序

新思科技数字和定制设计平台通过了TSMC最先进的5nm EUV工艺技术认证。该认证是多年广泛合作的结果,旨在提供更优化的设计解决方案,加快下一代设计的发展进程。

Design Compiler Graphical综合工具经过了严格的5nm启用验证,并证明了与IC CompilerTMII布局布线工具在时序、面积、功耗和布线拥塞方面的相关一致性。Design Compiler Graphical 5nm创新技术可以实现最佳性能、最低功耗和最优面积,这些新技术包括过孔支柱优化、多位库和引脚接入优化。

IC Compiler II的增强功能是满足设计密度要求的关键。在优化过程中可内在地处理复杂的、多变量以及二维的单元布局,同时最大限度提高下游可布线性以及整体的设计收敛。

新思科技PrimeTime时序分析和signoff解决方案中的POCV分析已得到增强,能够准确地捕获由于工艺缩放和通常用于实现能源效率而采用的低电压操作导致的非线性变化。此外,PrimeTime物理感知ECO已扩展到能够支持更复杂的版图规则,以改善拥塞、布局和引脚接入感知。

猜你喜欢
矩阵式布线时序
顾及多种弛豫模型的GNSS坐标时序分析软件GTSA
清明
基于GEE平台与Sentinel-NDVI时序数据江汉平原种植模式提取
奥迪e-tron
你不能把整个春天都搬到冬天来
基于职场环境的教学模式在网络布线课程中的应用
摆脱繁琐布线,重定义家庭影院 Klipsch Reference Wireless 5.1
一种快速预判FPGA布线失败的方法
基层央行财务预算“矩阵式”管理模式探讨
安森美半导体最新矩阵式全LED前照灯方案